Новости SOC от Dacafe (http://www.edatoolscafe.com), Октябрь 2003 года =================================================================== 1 октября Kluwer опубликовала руководство пользователя по стандарту IEEE 1450 - Standard Test Interface Language 1 октября Mentor Graphics анонсирует гибкое решение (IP-компоненту) для PCI Express 1 октября Actel ProASIC Plus обеспечивают беспрецендентную гибкость и самую низкую стоимость 2 октября Dacafe.com посещают ежемесячно более 400,000 инженеров 2 октября CoWare представила руководителей своему новому подразделению (SPW Business Unit) недавно перешедшему к CoWare от Cadence 2 октября Суд решил патентный спор в пользу ARM 2 октября Translogic BV выпустила HDL Companion 6 октября Altera выпускает по цене $7 Turbo сопроцессор для кодирования по стандарту 3GPP HSDPA 6 октября Actel анонсирует Platform8051 6 октября Xilinx расширяет экспансию на рынок ASIC 6 октября Micron Technology выпускает самую быструю флеш-память для мобильных устройств с напряжением питания 1.8В 6 октября Synplicity существенно повышает качество синтеза для Xilinx FPGA Spartan-3 и Virtex-II Pro 6 октября Accelerated Technology выпустила Nucleus Cipher AES 6 октября Synopsis анонсировала версии Galaxy Design и Discovery Verification Platform для Intel Itanium 2 6 октября Synopsis анонсирует SystemVerilog Catalyst Program 6 октября E*ECAD распространяет Translogic EASE на условиях помесячной ренты или постоянной лицензии 6 октября Verisity выпустила vManager 6 октября Cadence принимает SystemVerilog 8 октября Mentor Graphics купила FirstEarth 8 октября NEC Electronics расширяет партнерство с Virage Logic 8 октября Virage Logic анонсирует Expanded Partner Program 8 октября Virage Logic расширяет поддержку японского рынка 8 октября Серия семинаров по верификации Verify2003 в США, Канаде и Европе 8 октября Toshiba продвигает SoCMosaic для совместного проектирования программного и аппаратного обеспечения 10 октября Altera анонсирует конференции SOPC World в Китае 10 октября Altera примет участие в конференции PLD World в Японии 10 октября LSI Logic выпускает ARM1136J-S работающую на частоте 400 Мгц, выполненную по технологии 0.11 мк 13 октября ARM выпускает новые процессоры: ARM1156T2-S и ARM1156T2F-S 13 октября Cypress выпускает нейронный чип для управляющих сетей 13 октября Достижения Magma Design Automation в синтезе 13 октября Spike Technologies присоединяется к партнерской программе MagmaTies 13 октября Veritool интегрирует свой Undertow с Blast Create от Magma 13 октября Infrant Technologies и NEC Electronics America за 3 месяца перевели свою 3-миллионо-вентильную, 250 Мгц ASIC от RTL к GDSII с помощью Bast Create от Magma 13 октября Fastrack Design успешно использовала Blaste Create от Magma при разработке 350 Мгц, 3.6 миллионовентильной ASIC 13 октября QThink перешла на использование Blast Create от Magma 13 октября Broadcom использовала Blast Create от Magma при создании своего 15-миллионовентильного чипа 13 октября NEC Electronics America переходит на Blast Create от Magma 13 октября Accelerated Technology расширяет помощь разработчикам смарт-фонов, предлагая поддержку Symbian OS в своем XRAY Debugger 13 октября Texas Instruments планирует повысить производительность более чем на 50% переходом к 90нм технологиям от 130 нм 14 октября Micron Technology выпускает первую 256 Мбайт DDR2-400 Мгц 14 октября Agere Systems выпускает SerDes чип с производитльностью от 1 до 10 Гигабит/сек для сетевых устройств памяти 14 октября ARM снабжает RealView набором аппартных средств отладки 15 октября Synopsys выпускает C-API к своей базе данных Milkyway 15 октября LSI Logic анонсирует ZSP - плату для ПЦОС на базе ARM+DSP 15 октября Cypress Semiconductor приобрела Cascade Semiconductor Corporation с целью расширения своего присутствия на рынке беспроводных устройств 20 октября LSI Logic выпустила System CoreWare IP для RapidChip 20 октября Agere анонсирует самый быстый в мире сетевой процессор для ATM-передачи голосовой информации 20 октября Atrenta и Aptix создают средства предсказательного анализа для платформ прототипирования 20 октября Cadence сотрудничает с Beijing IC and System Design Institute (Китай) 20 октября Magma купила Silicon Metrics и Random Logic Corporation и заключила лицензионное соглашение с Circuit Semantics 20 октября Altium выпустила версию TASKING для нового 16-битного микроконтроллера R8C/Tiny фирмы Renesas Technology 20 октября Motorola выпустила низкопотребляющую IC для управления моторами в портативных устройствах 22 октября ARM анонсирует новое периферийное устройство для мобильных устройств памяти 22 октября MatrixOne подписала соглашение с Cadence 22 октября Motorola открывает новые возможности для интеллектуальных беспроводных устройств 23 октября Micron Technology анонсирует первые образцы 1-Гигабит DDR2 SDRAM 23 октября Agilent Technologies выпускает контроллер оптического канала с обнаружением ошибок для приложений сетевого хранения информации 23 октября Motorola выпустила первый в мире чип 4 Mбит MRAM 27 октября Actel выпускает самые быстрые в мире FPGA - Axcelerator, сертифицированные для военных приложений 27 октября Xilinx выпускает 'lead-free' ПЛИС 27 октября Xilinx выпускает бесплатный документированный проект ультракомпактного контроллера на базе Virtex-II Pro (IBM Power PC 405) 27 октября Actel и MorethanIP выпускают гигабитный оптический канал для военных приложений 27 октября Silicon Canvas продала ASPLA свой Laker T1 в качестве платформы тестирования чипов 27 октября Mentor Graphics анонсирует масштабируемую верифкационную платформу 29 октября Xilinx Spartan-3 FPGAs обеспечивают 32-битный процессор MicroBlaze менее чем за 75 центов 30 октября Mentor Graphics использует ANVL IPv6 Conformance Test Suite фирмы Ixia для верификации своей Nucleus NET 30 октября SMIC выбрала Virage Logic в качестве IP провайдера 1 октября Kluwer опубликовала руководство пользователя по стандарту IEEE 1450 - Standard Test Interface Language Книга называется "Elements of STIL, Principles and Applications of IEEE Std. 1450". Авторы - сотрудники Synopsis - Gregory A. Maston, Tony R. Taylor, Julie N. Villar. STIL обеспечивает интерфейс между средствами генерации цифровых тестов и оборудованием для автоматического тестирования (ATE - Automated Test Equipment). В связи с существованием огромного количества различных разработчиков программных средств и оборудования необходимо гарантировать пользователю их совместимость. Для решения этой проблемы и разработан STIL. Сам стандарт утвержден 4 года назад. Книга (издана в сентябре 2003 года, 332 с.) продается по цене $145.00US / 130EUR. www.wkap.nl/prod/b/1-4020-7637-1 www.wkap.com 1 октября Mentor Graphics анонсирует гибкое решение (IP-компоненту) для PCI Express Это решение может быть реализовано на Altera FPGA Stratix GX EP1SGX25F или Stratix GX EP1SGX40G (имеющих трансиверы). Это решение поддерживает до 20 потоков трафика, и включает функциональность трех уровней: Physical Layer, Data Link Layer, Transaction Layer. Обеспечивается скорость передачи 2.5 Gbps на линк с поддержкой 8B/10B encoding, 3.125 Gbps SerDes, Tx/Rx FIFO. www.mentor.com/inventra www.altera.com 1 октября Actel ProASIC Plus обеспечивают беспрецендентную гибкость и самую низкую стоимость Семейство ProASIC Plus - второе поколение FPGA, основанных на флеш-технологии, состоит из 7 микросхем с емкостью от 75,000 до 1 миллиона системных вентилей. Микросхемы продаются по цене $10 в партиях по 100К. www.actel.com 2 октября Dacafe.com посещают ежемесячно более 400,000 инженеров Точнее IBSystems (фирма владелец группы сайтов Dacafe.com) приводит следующие цифры: - 400 тысяч уникальных web-посетителей в месяц - 115 тысяч подписчиков на ежедневные новости - 120 тысяч подписчиков на еженедельные новости www.ibsystems.com 2 октября CoWare представила руководителей своему новому подразделению (SPW Business Unit) недавно перешедшему к CoWare от Cadence SPW (Signal Processing Worksystem) перешла под начало CoWare в соответсвии со стратегическим соглашением между Cadence и CoWare, ориентированном на совместную разработку SLD (system-level design) средств нового поколения. В первую очередь предполагается выполнить интеграцию продуктов Cadence SPW и CoWare ConvergenSC и LISATek. www.coware.com 2 октября Суд решил патентный спор в пользу ARM Ранее Nazomi выдвинула претензии к ARM о нарушении патента Nazomi "о технологии аппаратной акселерации Java-программ". www.arm.com 2 октября Translogic BV выпустила HDL Companion HDL Companion - идеальная среда для разработки, понимания и поддержки сложных HDL-проектов. HDL Companion за секунды извлекает сложные проектные структуры из исходных HDL-текстов, которые могут состоять из сторонних IP-компонентов и собственного HDL-кода. Встроенные VHDL/Verilog парсеры поддерживают также незавершенный код проекта, содержащий синтаксические ошибки. HDL Companion обеспечивает быструю навигацию по проекту, и показывает взаимосвязи между использованием и определением, поддерживает поиск. HDL Companion позволяет включать в проекты файлы в различных типов (скрипты синтеза, PDF-файлы и т.д.). Таким образом, весь проект может управляться из одного продукта. Интерфейс HDL Companion с различными средствами симуляции синтеза основывается на Tcl. HDL Companion состоит из 4-х окон, включая командную консоль. Окно "Global Window" поддерживает обзор файлов, объектов и иерархии проекта. Список параметров, портов и архитектур показывается для каждого модуля. HDL Companion включает полнофункциональный многооконный языково- чусвтвительный текстовый редактор. Окно "Console Window" показывает все ошибки, предупреждения, сообщения и обеспечивает прямой переход к соответствующей строке исходного текста. Имеется встроенный Tcl- интерпретатор, исполняющий Tcl-команды и позволяющий писать специфические Tcl-скрипты для генерации отчетов или выполнения специфических проверок. HDL Companion поддерживает VHDL/Verilog для анализа и VHDL, Verilog, Java, SystemC, Tcl, EDIF, и Perl для редактирования. Цена HDL Companion - от $995. С сайта можно загрузить оценочную копию. Translogic (Нидерланды) основана в 1990 году. Среди ее основных разработок: EASE, EALE, HDL Companion. www.hdlcompanion.com www.translogiccorp.com 6 октября Altera выпускает по цене $7 Turbo сопроцессор для кодирования по стандарту 3GPP HSDPA $8 стоит FPGA семейства Altera Cyclone, для которой разработана соответствующая IP-компонента, использующая FPGA на %87. Поддерживается производительность 14.4 Mbps, принятая недавно в качестве стандартной для беспроводных приложений. Параллельно выпущен документированный проект, использующий процессор цифровой обработки сигналов (ПЦОС) TMS320C6000 фирмы Texas Instruments. Этот документированный проект упрощает разработку, позволяя программистам взаимодействовать из ПЦОС с сопроцессором посредством базового набора программных интерфейсов (API - application programmer interfaces). Последняя версия (5) стандарта 3GPP (3rd Generation Partnership Project) на беспроводную передачу данных добавила канал HSDPA (high-speed downlink packet access), который увеличил скорость передачи данных от 2 Мbps до 14.4 Mbps. Кроме того, каждые 2 мс теперь возможно динамическое изменение размера передаваемого блока данных от 40 до 5114 битов. Turbo - это схема с упреждающей коррекцией ошибок (forward error correction scheme), которая часто используется для надежной передачи данных от базовой станции к сотовым телефонам. Эта схема добавляет к данным перед передачей коды, позволяющие принимающей станции обнаруживать и корректировать любые ошибки, которые могут произойти во время передачи. Turbo-коды стали частью стандарта "3G wireless" в 1999 году. Цена IP-компоненты для Turbo-кодирования - $5,995. Цена IP-компоненты для Turbo-декодирования - $33,995. www.altera.com/solutions/comm/wireless/3g_mobile/hsdpa/wir-hsdpa.html www.altera.com/products/ip/dsp/error_detection_correction/m-alt-turbo-enc.html www.altera.com/products/ip/dsp/error_detection_correction/m-alt-turbo-dec.html. www.altera.com/cyclone www.altera.com/sopcworld 6 октября Actel анонсирует Platform8051 Platform8051 включает шесть IP-компонент: - Core8051 - 8-битный микроконтроллер 8051 - Core10/100 - контроллер приема/передачи данных по протоколу 10/100Mbps Ethernet - CoreI2C - контроллер передачи по протоколу I2C (Inter-Integrated Circuit, двухпроводной последовательный интерфейс типа "master/slave" ) - CoreSPI - SPI (Serial Peripheral Interface) - CoreSDLC - SDLC (Synchronous Data Link Controller) высокоскоростной последовательный синхронный интерфейс - Core16X50 - UART (Universal Asynchronous Receiver Transmitter) оптимизированных под микросхемы Actel: ProASIC Plus, Axcelerator, SX-A, RTSX-S, Actel планирует выпустить платформы и для других процессоров. Параллельно Actel выпустила Platform8051 Development Kit, содержащий полную среду разработки, включая IP-компоненты, программыне продукты и FPGA, в том числе: Actel ProASIC Plus APA600-FG676, Keil uVision2 IDE, Actel Libero IDE и отладчик FlashPro Lite, обеспечивающий доступ к FS2 OCI (First Silicon Solutions On-Chip Instrumentation). Специальное Web-приложение демонстрирует взаимодействие Core8051 и Core10/100. Цена на все 6 компонент Platform8051 вместе - $25,000. www.actel.com 6 октября Xilinx расширяет экспансию на рынок ASIC Xilinx FPGA Spartan-3, выполненные по технологии 90нм с подложкой 300 мм, будут стоить меньше $12 за штуку, предоставляя 1 миллион системных вентилей. А еще будут FPGA Spartan-3 с меньшей емкостью по цене $6.50 и $2.95. На 90 нм технологию переходят одновремнно с Xilinx такие фирмы как IBM, Intel, Sony, Texas Instruments и UMC. Предполагается, что Xilinx FPGA Spartan-3 будут выпускаться в диапазоне от 50К до 5М системных вентилей. 3S50, 3S200, 3S400 - Spartan-3 микросхемы с емкостью 50,000, 200,000 и 400,000 системных вентилей соответственно, стоят меньше чем $6.50. 3S1000 - Spartan-3 микросхема с емкостью 1 миллион системных вентилей стоит менее $12.00. Все цены указаны при покупке партиями по 250К. Начало продаж планируется на конец 2004 года. 90 нм - расстояние между двумя проводниками схемы на кристалле и это расттояние меньше чем 1/1000 толщины человеческого волоса. 300 мм - диаметр силиконового диска, используемого для производства чипов. Чем больше этот диск, тем больше чипов может быть сделано на этом диске. http://www.xilinx.com/spartan 6 октября Micron Technology выпускает самую быструю флеш-память для мобильных устройств с напряжением питания 1.8В MT28F644W18 обеспечивает время доступа 60 нс, пиковую частоту 81 Мгц, объем - 64 Мбит. www.micron.com 6 октября Synplicity существенно повышает качество синтеза для Xilinx FPGA Spartan-3 и Virtex-II Pro В Synplify и Synplify Pro сокращено время на синтез (на 10% для Virtex-II Pro) и уменьшена занимаемая площадь на кристалле (для Spartan-3). Новые версии Synplify и Synplify Pro интегрированы в Xilinx ISE 6.1i. Цена Synplify 7.3.3 - от $9,500, Synplify Pro 7.3.3 - от $20,000. www.synplicity.com 6 октября Accelerated Technology выпустила Nucleus Cipher AES Nucleus Cipher AES (Advanced Encryption Standard) - это программа, которая встраивается как плагин в Nucleus SSL (Secure Sockets Layer). Использование Nucleus Cipher AES совместно с Nucleus SSL обеспечивает секретную передачу информации с шифрованием и аутентификацией. AES - это последний стандарт шифрования, принятый правительством США в качестве нового метода защиты коммерческой информации. AES - это результат четырехлетнего состязательного процесса, он был выбран из пяти финалистов. AES заменяет старый формат шифрования DES (data encryption standard). Nucleus Cipher AES обеспечивает уровни шифрования 128бит и 256бит, распространяется в исходных текстах, легко интегрируется в Nucleus SSL. Nucleus Cipher AES и Nucleus SSL могут быть интегрированы с Nucleus WebServ (встроенный WEB-сервер), который позволяет встроенному устройству поддерживать секретный WEB-сайт. Это важно для устройств, удаленно конфигурируемых с помощью WEB-технологий. Цена на Nucleus Cipher AES - от $2,995. www.acceleratedtechnology.com www.mentor.com 6 октября Synopsis анонсировала версии Galaxy Design и Discovery Verification Platform для Intel Itanium 2 На Intel Itanium 2 портированы Design Compiler, Astro, Physical Compiler, PrimeTime, Milkyway (база данных проекта), Star-RCXT, VCS, Vera и NanoSim. Rich Burnley (директор подразделения CAD на Xilinx) отмечает, что они используют VCS 7.1 на 64-битной Linux-системе в связи с огромными размерами симулируемых устройств. Dan Smith (директор подразделения проектирования на NVIDIA) отмечает, что они разрабатывают устройства с 40-80 миллионами транзисторов синтезируемой логики и более чем 100 миллионами транзисторов памяти. При проектировании таких устройств необходима 64-битная платформа для синтеза и верификации. www.synopsys.com 6 октября Synopsis анонсирует SystemVerilog Catalyst Program Члены SystemVerilog Catalyst Program (SVCP) получают ранний доступ к разработкам Synopsis по SystemVerilog, таким как VCS и HDL Compiler, front-end компилятор для Design Compiler. Цель - обеспечить интероперабельность продуктов членов SVCP с разработками Synopsis и стандартом языка - Accellera SystemVerilog. Сегодня 30 компаний уже стали членами SVCP: 0-In Design Automation, Alatek, Aldec, Aptix, Atrenta, Avery Design Systems, Axis Systems, Beach Solutions, BlueSpec, ChipVision, ControlNet, Doulos, Emulation and Verification Engineering (EVE), GDA Technologies, Interra Systems, InTime, Jasper Design Automation, Novas Software, nSys, Provis, Real Intent, Sequence Design, SiConcepts, Silicon Interfaces, Spike Technologies, Summit Design, Sunburst Design, Sutherland HDL, SynaptiCAD, Tenison, Tera Systems, Tharas Systems, TNI-Valiosys, TransEDA, VeriEZ, Verific, Verifica, Veritable, Veritools, Willamette HDL, и WSFDB Consulting. www.synopsys.com/partners/systemverilog/systemverilog_program.html 6 октября E*ECAD распространяет Translogic EASE на условиях помесячной ренты или постоянной лицензии Translogic (Ede, Голландия) основана в 1990 году, разработала высокопроизводительные, интутивно-предсказуемые средства (EASE) проектирования устройств на базе HDL. EASE обеспечивает графическое проектирование и автоматическую генерацию иерархического VHDL или Verilog - кода. E*ECAD занимается распространением средств автоматизации проетирования. www.translogiccorp.com www.eecad.com 6 октября Verisity выпустила vManager vManager предназначен для управления распределенной многоуровневой верификацией. Исходя из исполнимой спецификации функциональных требований и плана покрытия, vManager оптимально управляет ресурсами верификации. Для этого vManager фильтрует и анализирует огромные количества данных верификации, создаваемые каждый час каждого дня. Затем он аннотирует и сопоставляет результаты верификации. Verisity называет реализуемый vManager подход Coverage-Driven Verification (CDV). В CDV включаются функциональное покрытие, покрытие исходных текстов HDL, покрытие 'assertions'. Импорт внешних метрик покрытия обеспечивается посредством интерфейса Specman Elite CAI (Coverage and Assertion Interface). Цена vManager - $45,000 на временную лицензию. www.verisity.com 6 октября Cadence принимает SystemVerilog В настоящее время Cadence поддерживает такие стандарты как VHDL, Verilog, PSL(Property Specific Language)/OVL, SystemC, Verilog-AMS, VHDL-AMS. Теперь Cadence планирует поддержать SystemVerilog в своих продуктах Incisive (верификация) и Encounter (разработка). До настоящего времени Cadence разработала и открыла более дюжины собственных языков и форматов, включая Verilog, GDSII и SDF. www.cadence.com 8 октября Mentor Graphics купила FirstEarth FirstEarth - это великобританская компания, основанная в 1997 году и разрабатывающая программное обеспечение анализа проектов электрических проводных систем в автомобильной, железнодорожной и авиа- отраслях. www.mentor.com 8 октября NEC Electronics расширяет партнерство с Virage Logic NVM (non-volatile memory), спроектированная Virage Logic, лицензирована NEC Electronics. Эта память может до 1000 раз быть перепрограммирована в системе и предназначена для использования в SoC. www.viragelogic.com 8 октября Virage Logic анонсирует Virage Logic IP Partner Program Вместо Memory Alliance Program (MAP), анонсированной в марте 2001 года, выдвинута Virage Logic IP (VIP) Partner Program, в которую влились 16 новых членов - всего в ней теперь более 50 компаний различных направлений, включая службы проектирования, центры автоматизации проектирования и тестирования, производители чипов, разработчики IP-компонентов, а именно: - Design Services: Alchip Technologies, Manhattan Routing, Oceanstream, Arcadia Design Systems, Cadence Design Systems, CMOSChips, eSilicon Corporation, Faraday Technology, Flextronics, Infinite Technology, Intrinsix, Mosis, Quantum Think Group (Qthink), Synopsys Professional Services. - EDA and Test Vendors: AmmoCore, Apache Design, Inovys, Synplicity, Zenasis, Artest, Cadence Design Systems, Credence, HPL Technologies, InTime Software, Logic Vision, Magma Design, Mentor Graphics, Nassda, Sequence Design, Sonics, Synopsys, Inc . - Foundries: Virage Silterra, SMIC, Chartered Semiconductor, Tower, TSMC, UMC. - IP Vendors: ARM, Clearspeed, Denali, Imagination Technologies, Morpho Technologies, 3DSP, Improv Systems, MIPS Technologies, QualCore Logic, QuickSilver Technology, Sarnoff, Tensilica. www.viragelogic.com www.fsa.org 8 октября Virage Logic расширяет поддержку японского рынка Подразделение Virage Logic K.K., открытое в Японии в 2002 году для продажи, теперь снабжено фунциями поддержки пользователей. www.viragelogic.com 8 октября Серия семинаров по верификации Verify2003 в США, Канаде и Европе Спонсоры семинаров - Axis Systems, Inc., CoWare, Inc., Denali Software, Inc., Novas Software, Inc., Sun Microsystems, Verisity Design. Содержание включает языки SystemC, PSL, SystemVerilog и методы их использования. www.verifyseminars.com www.AxisSystems.com www.CoWare.com www.denali.com www.novas.com www.Sun.com www.verisity.com 8 октября Toshiba продвигает SoCMosaic для совместного проектирования программного и аппаратного обеспечения Toshiba объявила, что в SoCMosaic будут интегрированы Seamless 5 от Mentor Graphics и SwordFish (эмуляционная FPGA-платформа) от WhiteEagle Systems Technology, разработанная специально для SoCMosaic. Пользователи SoCMosaic могут исполнять их сложное ПО для SoC на функциональной модели, смешанной функциональной и регистрового уровня модели, и на FPGA-эмуляторе (где достигается призводительность до 10% от финальной ASIC). При этом программисты используют одну ту же среду разработки программного обеспечения на всех этапах. По утверждению представителей WhiteEagle, их система эмуляции обеспечивает эмуляцию чипов размером до 40 миллионов вентилей на частоте до 40 МГц. SoCMosaic сейчас базируется на процессорах семейства ARM. www.mentor.com/seamless www.taec.toshiba.com 10 октября Altera анонсирует конференции SOPC World в Китае Темы конференций, которые пройдут в Шанхае и Бенине - встроенные системы, цифровая обработка сигналов, 90нм FPGA. www.altera.com 10 октября Altera примет участие в конференции PLD World в Японии www.altera.com/pldworld 10 октября LSI Logic выпускает ARM1136J-S работающую на частоте 400 Мгц, выполненную по технологии 0.11 мк Реализация ARM1136J-S - 8-стадийный 32-битный RISC-процессор, плюс 16 Кбт кэша инструкций и 16 Кбт кэша данных, 16 Кбт TCM (tightly-coupled memory) инструкций и 16 Кбт TCM данных. LSI Logic поставляет как IP-компоненты: ARM и MIPS процессоры, ZSP процессоры для цифровой обработки сигналов, периферийные устройства: AMBA, USB, Ethernet MAC/PHY, PCI Express, XGXS, SPI4.2. www.lsilogic.com 13 октября ARM выпускает новые процессоры: ARM1156T2-S и ARM1156T2F-S Они базируются на архитектуре ARMv6, впервые включают расширение Thumb-2, цель которого - интеграция 16-битной и 32-битной архитектур для сокращения потребления энергии, повышения производительности и уменьшения размера кристалла. При использовании Thumb-2 размер кода программного обеспечения сокращается на 26%, а производительность - повышается на 25% - по отношению к существующей Thumb-реализации. ARM1156T2-S и ARM1156T2F-S также соответствуют новой спецификации AMBA 3.0 AXI. ARM1156T2F-S включает векторное устройство плавающей арифметики для ускорения вычислений. Предполагется обеспечивать рабочую частоту до 550 Мгц при изготовлении по технологии 0.13 мк. www.arm.com 13 октября Cypress выпускает нейронный чип для управляющих сетей CY7C53120L8 и CY7C53150L включают аппаратные UART и SPI с производительностью передачи информации до 2.5 Mbps. CY7C53120L8 содержит 16 KБайт ROM, 4 Kбайт RAM и 8 Kбайт внутренней EEPROM. CY7C53150L содержит 4 KБайт RAM, 2.7 Kбайт EEPROM имеет интерфейс к внешней памяти с адресацией до 56 Кбайт. Оба устройства содержат по три восьми-битных конвейеризованных процессора, работающих на частоте до 20 Мгц. Программное обеспечение для обоих чипов разработано фирмой Echelon. www.cypress.com/support/link.cfm?mr=lpneuron www.echelon.com 13 октября Достижения Magma Design Automation в синтезе В апреле 2003 года Magma выпустила свои средства синтеза Blast Create 4.0. С тех пор осуществлено более 30 продаж и 6 проектов выполнены успешно. Broadcom выпустила сетевой свич - 15 миллионов вентилей. Infrant выпустила 3-миллионо-вентильное устройство хранения данных, работающее на частоте 250 Мгц. Blast Create это система перехода от RTL к GDSII. www.magma-da.com/PRBCBroadcom.html www.magma-da.com/PRBCInfrant.html www.magma-da.com/PRBCChrontel.html www.magma-da.com/PRBCNEC.html www.magma-da.com/PRBCVeritools.html www.magma-da.com/PRBCQthink.html www.magma-da.com/PRBCSpikeTechnologies.html www.magma-da.com/PRBCFastrackDesign.html webevents.broadcast.com/cmp/wcs/detail.asp?event_id=5877 13 октября Spike Technologies присоединяется к партнерской программе MagmaTies По мнению специалистов Spike Technologies, для проектов от 5 до 10 миллионов вентилей с рабочей частотой от 250 до 500 Мгц, Magma обеспечивает временной информацией высокого качества на ранних стадиях проектирования. Blast Create (от Magma) - это система перехода от RTL к размещенным вентилям, которая обеспечивает синтез, визуализацию, оценивание и улучшение качества RTL-кода, проектных ограничений, требований тестируемости и размещения. Blast Create интегрирует возможности логического и физического синтеза, инкрементального статического временного анализа, DFT (design-for-test) анализа и синтеза, анализа потребляемой энергии. Spike Technologies - это сервисная проектная служба в Milpitas, Calif. www.spiketech.com 13 октября Veritool интегрирует свой Undertow с Blast Create от Magma Undertow обеспечивает интерактивные отладочные возможности для очень больших и сложных SoC на уровне исходных текстов HDL, схем вентильного уровня, функциональных схем, машин состояний и временных диаграмм. На интеграцию Undertow и Blast Create потребовалось меньше месяца - это следствие открытой модели данных, провдигаемой Magma. Veritools - американская EDA-компания, разрабатывающая и распространяющая средства анализа результатов моделирования почти всех аналоговых и цифровых симуляторов и отладку исходных текстов на Verilog, VHDL и SystemC. www.magma-da.com 13 октября Infrant Technologies и NEC Electronics America за 3 месяца перевели свою 3-миллионо-вентильную, 250 Мгц ASIC от RTL к GDSII с помощью Bast Create от Magma Данный проект - это сложное стетевое устройство памяти, содержащее 40 макросов на Verilog и VHDL. Открытая модель данных, разработанная Magma, хранит всю информацию о логике и физике проекта в оперативной памяти во время синтеза. www.magma-da.com 13 октября Fastrack Design успешно использовала Blaste Create от Magma при разработке 350 Мгц, 3.6 миллионовентильной ASIC Fastrack Design, Inc. - start-up - компания (San Jose, США), специализирующаяся на предоставлении проектного сервиса. www.fastrack-design.com www.magma-da.com 13 октября QThink перешла на использование Blast Create от Magma QuantumThink Group Inc. (QThink) - кампания, предоставляющая проектный сервис, ведет разработки, используя Blast Create. www.qthink.com 13 октября Broadcom использовала Blast Create от Magma при создании своего 15-миллионовентильного чипа 13 октября NEC Electronics America переходит на Blast Create от Magma NEC Electronics America (США) - проектная сервисная служба, включаяющая несколько центров проектирования, среди ее разработок - 10-миллионо-вентильные чипы. www.necelam.com 13 октября Accelerated Technology расширяет помощь разработчикам смарт-фонов, предлагая поддержку Symbian OS в своем XRAY Debugger Symbian OS - это встроенная операционная система для мобильных телефонов, которая фактически является промышленным стандартом, разрабатываемая фирмой Symbian (Лондон, Великобритания). www.symbian.com www.acceleratedtechnology.com www.mentor.com 13 октября Texas Instruments планирует повысить производительность более чем на 50% переходом к 90нм технологиям от 130 нм 14 октября Micron Technology выпускает первую 256 Мбайт DDR2-400 Мгц www.micron.com 14 октября Agere Systems выпускает SerDes чип с производитльностью от 1 до 10 Гигабит/сек для сетевых устройств памяти www.agere.com 14 октября ARM снабжает RealView набором аппартных средств отладки www.arm.com 15 октября Synopsys выпускает C-API к своей базе данных Milkyway Milkyway C-API, распространяемый бесплатно среди зарегистрированных членов Milkyway Access Program (MAP-in), включает прототипы функций и линкуемые библиотеки, которые позволяют независимым программам читать и писать данные в базу данных Milkyway. Такой подход - альтернатива используемым сейчас файлам обмена данными. www.synopsys.com/partners/mapin www.synopsys.com/mapin/registration 15 октября LSI Logic анонсирует ZSP - плату для ПЦОС на базе ARM+DSP www.zsp.com www.lsilogic.com 15 октября Cypress Semiconductor приобрела Cascade Semiconductor Corporation с целью расширения своего присутствия на рынке беспроводных устройств Cascade Semiconductor Corporation (США), основанная в мае 2001 года, - это fabless-кампания, которая проектирует и продает низкопотребляющие устройства памяти для рынка беспроводных коммуникаций. www.cascadesemi.com www.cypress.com 20 октября LSI Logic выпустила System CoreWare IP для RapidChip System CoreWare IP (на базе ARM926EJ-S) обеспечивает полное процессорное решение (с системным ПО и ОС) для широкого класса прикладных проблем. System CoreWare IP включает ARM926EJ-S, Ethernet Controller, Vectored Interrupt Controller, UARTs, GPIO, IIC и внешнюю шину. На этой системе могут выполняться такие ОС, как Linux и VX Works. Полупроводниковая платформа RapidChip комбинирует возможности ASIC и FPGA. www.lsilogic.com 20 октября Agere анонсирует самый быстрый в мире сетевой процессор для ATM-передачи голосовой информации APP100 может обрабатывать одновременно 32,000 голосовых сигналов (622 Мегабит/сек) - это в 4 раза больше, чем ближайшие конкуренты. www.agere.com 20 октября Atrenta и Aptix создают средства предсказательного анализа для платформ прототипирования Они разработали множество правил RTL-кодирования, выполнение которых обеспечивает более эффективное отображение проектов на платформу прототипирования Aptix, скомомпонованную из множества FPGA. www.aptix.com www.atrenta.com 20 октября Cadence сотрудничает с Beijing IC and System Design Institute (Китай) Созданный совместно Zhongguancun Cadence Institute of Software Technology (ZCIST) получил первое финансирование в размере 30 миллионов долларов. Планируется обучать здесь от 50 до 100 человек в год на курсах продолжительностью от 3 месяцев до года. Предполагается вести 6 биязыковых курсов по проектированию на системном уровне, логическому проектированию и верификации, синтезу, размещению и трассировке и др. Cadence уже имеет офисы в Beijing, Shanghai, Chengdu и Shenzhen. Zhongguancun Cadence Institute of Software Technology (ZCIST) открыт в апреле 2003 года в Beijing Zhongguancun Science Park. Он оборудован 300 рабочими станциями и снабжен 1,800 лицензиями. Может обучать более 1000 студентов. www.zcist.com www.cadence.com 20 октября Magma купила Silicon Metrics и Random Logic Corporation и заключила лицензионное соглашение с Circuit Semantics Это сделано чтобы обеспечить эффективную поддержку проектирования по технологиям 90 нм и ниже. 20 октября Synopsys и Toshiba разрабатывают совместно документированный проект по встроенному процессору для медиа-приложений - MeP MeP - это синтезируемое описание уникальной конфигурируемой архитектуры, которая может быть адаптирована для высокопроизводительных мульти-медиа приложений, таких как видео, обработка образов и аудио, сетевая обработка. www.synopsys.com 20 октября Altium выпустила версию TASKING для нового 16-битного микроконтроллера R8C/Tiny фирмы Renesas Technology Основные достоинства R8C/Tiny - маленькое количество внешних контактов, наличие флеш-памяти и низкая цена. Renesas Technology Corp. основана 1 апреля 2003 года как совместное венчурное предприятие Hitachi, Ltd. и Mitsubishi Electric Corporation. Сейчас поставляет микроконтроллеры, SoC-устройства, смарт-карты, флеш-памяти и др. www.tasking.com www.altium.com 20 октября Motorola выпустила низкопотребляющую IC для управления моторами в портативных устройствах 22 октября ARM анонсирует новое периферийное устройство для мобильных устройств памяти 22 октября MatrixOne подписала соглашение с Cadence www.matrixone.com 22 октября Motorola открывает новые возможности для интеллектуальных беспроводных устройств Архитектура MXC - специально спроектированная платформа для разработчиков пользовательской электроники. 23 октября Micron Technology анонсирует первые образцы 1-Гигабит DDR2 SDRAM www.micron.com 23 октября Agilent Technologies выпускает контроллер оптического канала с обнаружением ошибок для приложений сетевого хранения информации По мере возрастания скорости передачи информации от 2/4 до 10 Гигабит/сек потребность в обнаружении и коррекции испорченных данных становится жизненно важной. Сегодняшние методы основаны на собственных схемах и их важным недостатком является отсутствие интероперабельности на системном уровне, необходимой для универсального обнаружения и коррекции ошибок в SCSI-устройствах. Контроллер оптического канала HPFC-5600 Tachyon DX2+ от Agilent использует EDC, чтобы пометить ошибочные данные и информировать о них программный драйвер подсистемы памяти. Этот драйвер может принять меры для восстановления данных. Алгоритм Agilent HPFC-5600 EDC поддерживает структуру команд и архитектурную модель SCSI и обеспечивает хранение EDC вместе с данными на протяжении всей их жизни в массиве памяти. www.agilent.com/view/storage 23 октября Motorola выпустила первый в мире чип 4 Mбит MRAM MRAM (magnetoresistive random access memory) - это энергонезависимая память, характеризующаяся скоростью, надежностью и низким потреблением энергии. 27 октября Actel выпускает самые быстрые в мире FPGA - Axcelerator, сертифицированные для военных приложений FPGA семейства Axcelerator (AX2000, AX1000, AX500, AX250), базирующиеся на архитектуре AX, работают на частоте выше 500 Мгц. Цена - от $260 за штуку в партиях по 5К штук. www.actel.com 27 октября Xilinx выпускает 'lead-free' ПЛИС "Свобобные от свинца" ПЛИС - ответ борцам "за чистоту оккружающей среды". Сегодня Xilinx предлагает 'lead-free' версии ПЛИС таких семейств FPGA, как Virtex-II, Virtex-II Pro, Spartan-IIE, Spartan-3 и таких семейств CPLD, как XC9500XV, XC9500XL, CoolRunner CoolRunner-II. www.xilinx.com 27 октября Xilinx выпускает бесплатный документированный проект ультракомпактного контроллера на базе Virtex-II Pro (IBM Power PC 405) Xilinx UltraController поддерживает 32 контакта ввода-выода и два размера памяти (16 Кбт и 32 Кбт), занимая всего 50 логических ячеек и обеспечивая производительность 220 Dhrystone MIPS на частоте 200 Мгц. UltraController поддерживается средствами симуляции (ModelSim PE и SE), системной отладки (GNU GDB и Xilinx ChipScope Pro). www.xilinx.com/ultracontroller 27 октября Actel и MorethanIP выпускают гигабитный оптический канал для военных приложений MorethanIP GmbH выпустила соответствующие IP-компоненты для Atmel FPGA семейства Axcelerator на базе архитектуры AX. MorethanIP основана в 1999 году в Германии (Мюнхен), занимается разработкой IP-компонентов и выполнением проектов под заказ. www.actel.com 27 октября Silicon Canvas продала ASPLA свой Laker T1 в качестве платформы тестирования чипов ASPLA (Advanced SoC Platform Corporation) - исследовательская организация, основанная совместно Fujitsu, Matsushita, NEC Electronics, Renesas, Toshiba и пятью другими компаниями. Laker T1 обеспечивает удобную архитектуру для организации централизованного тестового контроля. Silicon Canvas основана в 2000 году. www.sicanvas.com 27 октября Mentor Graphics анонсирует масштабируемую верификационную платформу Эта платформа базируется на симуляторе ModelSim 5.8, возможности которого существенно развиты в направлении верификации на системном уровне и отладки ASIC и SoC. Эта платформа поддерживает языки Verilog 2001, VHDL, SystemVerilog (версии 3.1), SystemC 2.0.1 (включая SystemC Verification Library 1.0) и Property Specification Language 1.0 (PSL). Платформа включает новые версии эмуляторов VStation, VStation PRO и VStation TBX. Кроме того, новая разработка MathWorks - "Link for ModelSim" - связывает Simulink и MATLAB с симулятором HDL-описаний. VStationPRO поддерживает эмуляцию проектов размером от 1.6 до 120 миллионов системных вентилей, конвертируя недели или месяцы симуляции в секунды. Поддерживается совместная программно-аппаратная ко-верификация для ARM7, ARM926, ARM946, TI DSP и IBM PowerPC. Цена VStationPRO - от $450,000. VStationTBX позволяет использовать поведенческий код в качестве тестбенчей. Цена VStationTBX - от $525,000. www.model.com www.mentor.com 29 октября Xilinx Spartan-3 FPGAs обеспечивают 32-битный процессор MicroBlaze менее чем за 75 центов www.xilinx.com 30 октября Mentor Graphics использует ANVL IPv6 Conformance Test Suite фирмы Ixia для верификации своей Nucleus NET ANVL (Automated Network Validation Library) - это фактически стандартное приложение для тестирования на совместимость с сетевыми протоколами. www.ixiacom.com www.acceleratedtechnology.com 30 октября SMIC выбрала Virage Logic в качестве IP провайдера Semiconductor Manufacturing International Corporation (SMIC) основана в апреле 2000 года в Китае.